Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών

MENUMENU
  • Τμήμα
      • Φυσιογνωμία
      • Διδάσκοντες
      • Πολιτική Ποιότητας
      • Νέο Κτίριο
      • Διοίκηση
      • Προσωπικό
      • Αξιολόγηση Τμήματος
  • Σπουδές
    • Γνωστικά Αντικείμενα
    • Προπτυχιακές Σπουδές
    • Μεταπτυχιακές Σπουδές
      • Π.Μ.Σ. στην «Επιστήμη και Τεχνολογία ΗΜΜΥ»
      • Π.Μ.Σ. στα «Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας»
      • Π.Μ.Σ. στην «Εφαρμοσμένη Πληροφορική»
    • Διδακτορικές Σπουδές
    • Κινητικότητα
    • Κατάλογος Μαθημάτων
      • Προπτυχιακά Μαθήματα
      • Μεταπτυχιακά Μαθήματα
        • Επιστήμη και Τεχνολογία ΗΜΜΥ
        • Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας
        • Εφαρμοσμένη Πληροφορική
      • Erasmus
    • Πιστωτικές Μονάδες ECTS
    • Ακαδημαϊκό Ημερολόγιο Π.Π.Σ.
    • Ακαδημαϊκό Ημερολόγιο Π.Μ.Σ
    • Ωρολόγιο Π.Π.Σ. Εαρινού
      • Εβδομαδιαίο Ωρολόγιο Π.Π.Σ. Χειμερινού Εξαμήνου
      • Ανα Έτος Ωρολόγιο Π.Π.Σ. Χειμερινού Εξαμήνου
      • Μαθήματα Π.Π.Σ. Χειμερινού που διδάσκονται τώρα
      • Εβδομαδιαίο Ωρολόγιο Π.Π.Σ. Εαρινού Εξαμήνου
      • Ανα Έτος Ωρολόγιο Π.Π.Σ. Εαρινού Εξαμήνου
      • Μαθήματα Π.Π.Σ. Εαρινού που διδάσκονται τώρα
    • Ωρολόγιο Π.Μ.Σ. Εαρινού
      • Επιστήμη και Τεχνολογία ΗΜΜΥ
        • Ωρολόγιο Π.Μ.Σ. Χειμερινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Χειμερινού που διδάσκονται τώρα
        • Ωρολόγιο Π.Μ.Σ. Εαρινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Εαρινού που διδάσκονται τώρα
      • Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας
        • Ωρολόγιο Π.Μ.Σ. Χειμερινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Χειμερινού που διδάσκονται τώρα
        • Ωρολόγιου Π.Μ.Σ. Εαρινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Εαρινού που διδάσκονται τώρα
      • Εφαρμοσμένη Πληροφορική
        • Ωρολόγιο Π.Μ.Σ. Χειμερινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Χειμερινού που διδάσκονται τώρα
        • Ωρολόγιο Π.Μ.Σ. Εαρινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Εαρινού που διδάσκονται τώρα
    • Πρόγραμμα Εξεταστικής
      • Εξεταστική Π.Π.Σ.
      • Εξεταστική Π.Μ.Σ.
    • Επαγγελματικά Θέματα
    • Πιστοποιήσεις
      • Πρόγραμμα Εξειδίκευσης στην «Επιστήμη Δεδομένων»
      • Πρόγραμμα Παιδαγωγικής & Διδακτικής Επάρκειας
    • Υποστήριξη Φοιτητών
      • Υποστήριξη ΦμεΑ
      • Συχνές Ερωτήσεις
      • Παρενόχληση - Εκφοβισμός
      • Καλωσόρισμα Προέδρου
    • Πρακτική Άσκηση
  • Έρευνα
    • Εργαστήρια
    • Ερευνητικά Έργα
    • Μεταδιδακτορική Έρευνα
    • Υποψήφιοι Διδάκτορες
    • Διατριβές – Εργασίες
    • Ερευνητικά Έργα σε Εξέλιξη

      Αναλογικός Σχεδιασμός, Δοκιμές και Επαλήθευση

      Επιστ. Υπεύθυνος

      Πλέσσας ΦώτιοςΠλέσσας Φώτιος, Καθηγητής
      E-mail: fplessas@e-ce.uth.gr

      ΤίτλοςΑναλογικός Σχεδιασμός, Δοκιμές και Επαλήθευση
      Φορέας ΧρηματοδότησηςNanoZeta Technologies ltd.
      Προϋπολογισμός271.400,00
      Διάρκεια26/01/2021 – 25/01/2028

      Περισσότερα →

      DIGITAfrica: Towards a comprehensive pan-African research infrastructure in Digital Sciences

      Επιστ. Υπεύθυνος

      Κοράκης ΑθανάσιοςΚοράκης Αθανάσιος, Καθηγητής
      E-mail: korakis@e-ce.uth.gr

      ΤίτλοςDIGITAfrica: Towards a comprehensive pan-African research infrastructure in Digital Sciences
      Φορέας ΧρηματοδότησηςΕΥΡΩΠΑΪΚΗ ΕΝΩΣΗ
      Προϋπολογισμός123.125,00
      Διάρκεια16/12/2024 – 31/12/2027

      Περισσότερα →

      TWIN-RELECT: Twinning for Excellence in Reliable Electronics

      Επιστ. Υπεύθυνος

      Σωτηρίου ΧρήστοςΣωτηρίου Χρήστος, Καθηγητής
      E-mail: chsotiriou@e-ce.uth.gr

      ΤίτλοςTWIN-RELECT: Twinning for Excellence in Reliable Electronics
      Φορέας ΧρηματοδότησηςΕΥΡΩΠΑΪΚΗ ΕΝΩΣΗ
      Προϋπολογισμός602.500,00
      Διάρκεια01/10/2024 – 30/09/2027

      Περισσότερα →

      Λίστα Ερευνητικώ Έργων →

  • Απόφοιτοι
      • Ισοτιμία ΜΗΥΤΔ με ΗΜΜΥ
      • Γνώμες Αποφοίτων
      • Διδάκτορες
  • Υπηρεσίες
    • Γραμματεία
      • Πληροφορίες
      • Γενικά Έντυπα
    • Τεχνική Υποστήριξη
  • Ανακοινώσεις
    • Γενικές Ανακοινώσεις
    • Ακαδημαϊκά Νέα - Εκδηλώσεις
    • Συνέδρια
    • Πρωτοετών
    • Αποφοίτων
    • Θέσεις Εργασίας
    • Υποτροφίες
    • Αποφάσεις Συλλογικών Οργάνων
    • Πρόσφατες Ανακοινώσεις

      • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Εφαρμοσμένη Πληροφορική» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026
      • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026
      • 03/06/2025 Προκηρύξεις Υποτροφιών Κληροδοτημάτων ΙΚΥ
      • 02/06/2025 Θερινό Σχολείο με θέμα “Φυσικές, Βιολογικές και Ανθρωπογενείς Καταστροφές & Τεχνικά έργα” (NDSS2025) – Έναρξη υποβολής αιτήσεων συμμετοχής
      • 29/05/2025 Διαδικτυακή Συνάντηση της Μονάδας Ισότιμης Πρόσβασης με τίτλο: «Πρόσβαση στις Εξετάσεις»
  • Επικοινωνία
    • Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών
      • Σέκερη και Χέυδεν
        Πεδίον Άρεως, κτίριο ΤμΗΜΜΥ
        ΤΚ 383 34, Βόλος
      Τηλ.+30 24210 74967, +30 24210 74934
      e-mailgece ΑΤ e-ce.uth.gr
      Τηλ. Π.Μ.Σ.+30 24210 74933
      e-mail Π.Μ.Σ.pgsec ΑΤ e-ce.uth.gr
      Ιστοσελίδαhttps://www.e-ce.uth.gr/contact-info/
  • Είσοδος

ΜΔΕ664 Σχεδίαση Ασύγχρονων Κυκλωμάτων

Αρχική » Σπουδές » Μεταπτυχιακές Σπουδές » Π.Μ.Σ. στην «Επιστήμη και Τεχνολογία ΗΜΜΥ» » Μεταπτυχιακά Μαθήματα Π.Μ.Σ. στην «Επιστήμη και Τεχνολογία ΗΜΜΥ» » ΜΔΕ664 Σχεδίαση Ασύγχρονων Κυκλωμάτων
Π.Μ.Σ.Επιστήμη & Τεχνολογία Ηλεκτρολόγου Μηχανικού & Μηχανικού Υπολογιστών
Γνωστικός ΤομέαςOμάδα Τεχνολογιών Υλικού και Αρχιτεκτονικής των Υπολογιστών (ΥΑ)
ΕξάμηνοΕαρινό
Τύπος ΜαθήματοςΕπιλογής
Μονάδες ECTS7,5
Εβδομαδιαίες Ώρες Διδασκαλίας3
Συνιστώμενα

Βασικές Γνώσεις Ψηφιακής Σχεδίασης

Σελίδα Μαθήματοςhttps://courses.e-ce.uth.gr/CE664/
Συγγράμματα
  • Principles of Asynchronous Circuit Design: A Systems Perspective (European Low-Power Initiative for Electronic System Design) , Jens Sparso and Steve Furber, ISBN-10: 1441949364, October, 2010.
  • Asynchronous Circuit Design , Chris J. Myers, ISBN-10: 047141543X, Wiley Interscience, 2001.
  • A Designer’s Guide to Asynchronous VLSI , Peter A. Beerel, Recep O. Ozdag, Marcos Ferretti, ISBN-10: 0521872448, Cambridge University Press, March 2010.

Δημοσιεύσεις:

1. S. Nowick and M. Singh, Asynchronous Design – Part 1: Overview and Recent Advances , IEEE Design and Test, Volume 32, Issue 3, pp. 5-18, June 2015.
2. S. Nowick and M. Singh, Asynchronous Design – Part 2: Systems and Methodologies , IEEE Design and Test, Volume 32, Issue 3, pp. 19-28, June 2015.
3. Sutherland, Micropipelines , Communications of the ACM, Volume 32, Issue 6, pp. 720-738, June 1989
4. M. Singh and S. Nowick, MOUSETRAP: High-Speed Transition Signaling Asynchronous Pipelines , IEEE Transactions on VLSI Systems, Volume 15, Issue 6, pp. 684-698, June 2007.
5. Modular Design of Asynchronous Circuits Defined by Graphs, , IEEE Transactions on Computers, Volume C-26, No. 8, 1977.
6. L. Hollaar, Direct Implementation of Asynchronous Control Units , IEEE Transactions on Computers, Volume C-31, Issue 12, pp. 1133-1141, 1982.
7. Christos P. Sotiriou, Implementing Asynchronous Circuits using a Conventional EDA Tool-Flow , Proceedings of 39th DAC, pp. 415-418, 2002.
8. Four-Phase Micropipeline Latch Control Circuits, Four-Phase Micropipeline Latch Control Circuits , IEEE Transactions on VLSI Systems, Volume 4, Issue 2, pp. 247-253, 1996.
9. Blunno, J. Cortadella, A. Kondratyev, L. Lavagno, K. Lwin and C. Sotiriou, Handshake Protocols for De-synchronization , Proceedings of the 10th International Symposium on Asynchronous Circuits and Systems, pp. 149-158, 2004.
10. J. Cortadella, A. Kondratyev, L. Lavagno and C. P. Sotiriou, Desynchronization: Synthesis of Asynchronous Circuits from Synchronous Specifications , IEEE Transactions on CAD, Volume 25, No. 10, pp 1904-1921, 2006.
11. N. Penmetsa, C. P. Sotiriou and S. K. Lim, Low Power Monolithic 3D IC Design of Asynchronous AES Core , Proceedings of the 21st International Symposium on Asynchronous Circuits and Systems, pp. 93-99, 2015.
12. E. B. Eichelberger, Hazard Detection in Combinational and Sequential Switching Circuits , IBM Journal of Research and Development, Volume 9, Issue 2, pp. 90-99, 1965
13. S. H. Unger, Hazards, Critical Races, and Metastability , IEEE Transactions on Computers, Volume 44, Issue 6, pp. 754-768, 1995.
14. F. Shi and Y. Makris, SPIN-SIM: Logic and Fault Simulation for Speed-Independent Circuits , Proceedings of the ITC 2004, pp. 597-606, 2004.
15. Y. Xu and K. S. Stevens, Automatic Synthesis of Computation Interference Constraints for Relative Timing Verification , Proceedings of ICCD 2009, pp. 16-22, 2009.
16. J. Sparso, J. Staunstrup, M. D. Sorensen, Design of delay insensitive circuits using multi-ring structures , Proceedings of EURO-DAC 1996, pp. 15-20, 1996.
17. M. Linthart, K. Fant, R. Smith, A. Taubin and A. Kondratyev, Asynchronous Design Using Commercial HDL Synthesis Tools , Proceedings of ASYNC 2000, pp. 114-125, 2000.
18. Kondratyev, K. Lwin, Design of Asynchronous Circuits by Synchronous CAD Tools , Proceedings of the 39th DAC, pp. 411-414, 2002.
19. J. Cortadella, A. Kondratyev, L. Lavagno and C. Sotiriou, Coping with the Variability of Combinational Logic Delays , Proceedings of ICCD 2004, pp. 505-508, 2004.
20. T. Murata, Petri Nets: Properties, Analysis and Applications , Proceedings of the IEEE, Volume 77, Issue 4, pp. 541-580, 1989.
21. J. Cortadella, M. Kishinevsky, A. Kondratyev, L. Lavagno and A. Yakovlev, A Region-Based Theory for State Assignment in Speed-Independent Circuits , IEEE Transactions on CAD, Volume 16, Issue 8, pp. 793-812, 2002.
22. R. Cordone, L. Ferrarini and L. Piroddi, Some Results on the Computation of Minimal Siphons in Petri Nets> , Proceedings of 42nd IEEE Conference on Decision and Control, Volume 4, pp. 3754-3759, 2003.
23. J. Esparza, E. Best, M. Silva, Minimal Deadlocks in Free Choice Nets , Universitat Hildesheim. Institut fur Informatik, 1989.
24. P. Kemper and F. Bause, An Efficient Polynomial-Time Algorithm to Decide Liveness and Boundedness of Free-Choice Nets , Application and Theory of Petri Nets 1992. Springer Berlin Heidelberg, pp. 263-278m, 1992.
25. P. M. Mattheakis, C. P. Sotiriou and P. A. Beerel, A Polynomial Time Flow For Implementing Free-Choice Petri-Nets , ICCD 2012, pp. 227-234, 2012.
26. C. V. Ramamoorthy and G. S. Ho, Performance Evaluation of Asynchronous Concurrent Systems Using Petri Nets , IEEE Transactions on Software Engineering, Volume SE-6, Issue 5, pp. 440-449, 1980
27. J. Maggott, Performance Evaluation of Concurrent Systems using Petri Nets , Information Processing Letters 18, p. 7-13, 1984.
28. R. M. Karp, A Characterization of the Minimum Cycle Mean in a Digraph , Discrete Mathematics, Volume 23, Issue 3, pp. 309-311, 1978.
29. H. Hulgaard, S. Burns, T. Amon and G. Borriello, An Algorithm for Exact Bounds on the Time Separation of Events in Concurrent Systems , IEEE Transactions on Computers, Volume 44, Issue 11, 2002.
30. S. Kim and P. Beerel, Pipeline Optimization for Asynchronous Circuits: Complexity Analysis and an Efficient Optimal Algorithm , IEEE Transactions on CAD, Volume 25, Issue 3, pp. 389-402, 2006

  • Περιγραφή
  • Μαθησιακά Αποτελέσματα
  • Αξιολόγηση Φοιτητών
  • Κατανομή ύλης

Ο στόχος του μαθήματος «Σχεδίαση Ασύγχρονων Κυκλωμάτων» είναι να παρουσιάσει το υπόβαθρο λειτουργίας, σχεδίασης και υλοποίησης ψηφιακών, ολοκληρωμένων κυκλωμάτων χωρίς ρολόι ή ασύγχρονα, και τα σχετικά τεχνικά και ποιοτικά ζητήματα, πλεονεκτήματα και μειονεκτήματα που απορρέουν από την χρήση ασύγχρονων κυκλωμάτων. Οι διαφορετικές σχεδιαστικές προσεγγίσεις για ασύγχρονα κυκλώματα ελέγχου και δεδομένων παρουσιάζονται αναλυτικά, καθώς και μοντέλα υψηλοτέρου επιπέδου, αλγόριθμοι Ηλεκτρονικού Σχεδιαστικού Αυτοματισμού για ασύγχρονη λογική σχεδίαση. Ζητήματα όπως η Λογική Σύνθεση, Χρονική Ανάλυση, Ανίχνευση Κινδύνων και Δόκιμη Επαλήθευση μοντέλου λειτουργίας αναλύονται βάση πρακτικών ακαδημαϊκών και βιομηχανικών παραδειγμάτων.

Πιο αναλυτικά το μάθημα παρουσιάζει (1) σχεδίαση ασύγχρονων καναλιών/δίαυλων, μέσω πρωτοκόλλων χειραψίας, (2) σχεδίαση βάση ασύγχρονων έτοιμων κυκλωματικών προτύπων, συμπεριλαμβανομένων των μεθοδολογιών micropipeline και De-synchronisation, (3) μοντελοποίηση και λογική σύνθεση ασύγχρονου ελέγχου και κυκλωμάτων γεγονότων με δίκτυα Petri (Petri Nets) και Πολλαπλές, συγχρονισμένες ΜΠΚ (Μηχανές Πεπερασμένων Καταστάσεων), (4) ασύγχρονα χρονικά μοντέλα, κίνδυνοι, δρομήσεις και τεχνικές δόκιμης επαλήθευσης της παρουσίας τους με άλγεβρα πολλαπλών τιμών, (5) λογική με αναγνώριση ολοκλήρωσης, (6) χρονική ανάλυση και τεχνικές βελτιστοποίησης ασύγχρονων κυκλωμάτων, (7) Μικτά σύγχρονα-ασύγχρονα ή GALS (Globally Asynchronous, Locally Synchronous) κυκλώματα.

Ύλη

  1. Ασύγχρονα Κανάλια Δεδομένων, Πρωτόκολλα χειραψίας
  2. Πύλες Συμβάντων/Γεγονότων και Κυκλώματα Συμβάντων/Γεγονότων, οι πύλες C και XOR
  3. Micropipelines – ένα απλό πρότυπο για ασύγχρονα pipelines
  4. Ορίσματα Ασύγχρονων κυκλωμάτων μέσω Petri Nets ή Γράφους Συμβάντων (STGs) – ο Γράφος καταστάσεων και οι
  5. Παρουσίαση ιδιοτήτων Petri Nets, και της εφαρμογής τους σε ασύγχρονα κυκλώματα ελέγχου
  6. Ιδιότητες και Χαρακτηριστικά Ασύγχρονων Pipelines, πληρότητα θέσεων, απόδοση, περιθώριο ελαστικότητας, ανοχή στην καθυστέρηση και ελαστική ενίσχυση
  7. Ασύγχρονα Μοντέλα Χρονισμού: DI, QDI, Semi-Modularity, SI, Fundamental Mode, Timed
  8. Κίνδυνοι και Δρομήσεις σε Ασύγχρονα Κυκλώματα και Τεχνικές για την Ανάλυση της ύπαρξης τους
  9. Σχεδίαση Ασύγχρονων Κυκλωμάτων από βασικά, έτοιμα Πρότυπα
  10. Από-συγχρονισμός: Μια αυτοματοποιημένη μέθοδος για μετατροπή σύγχρονου κυκλώματος σε ασύγχρονο
  11. Λογική Σύνθεση από Ορίσματα Petri – η προσέγγιση του εργαλείου Petrify
  12. Δόκιμη Επαλήθευση Χρονικών Μοντέλων για κυκλώματα επιπέδου πυλών
  13. Ειδικά είδη κυκλωμάτων ελέγχου – One-Hot FSMs και Κύτταρα David
  14. Λογική με Αναγνώριση Ολοκλήρωσης και Αλγόριθμοι μετατροπής Boolean Λογικής σε Λογική με Αναγνώριση Ολοκλήρωσης – η Κωδικοποίηση διπλής ράγας
  15. Προσεγγίσεις Ασθενής και Ισχυρής Ολοκλήρωσης, χρονικές προϋποθέσεις κυκλωμάτων διπλής ράγας
  16. Μεθοδολογίες Υλοποίησης DIMS, NCL, NCLX, Inverting gates DR logic
  17. Κυκλώματα GALS
  18. Σχετικός Χρονισμός (Relative Timing) και μέθοδος απλοποίησης κυκλωμάτων ελέγχου
  19. Νέες Εξελίξεις στην υλοποίηση κυκλωμάτων από Petri Nets
  • Γνώση της Επιστημονικής Περιοχής
  • Κατανόηση των ζητημάτων σχεδίασης και υλοποίησης Ασύγχρονων Κυκλωμάτων
  • Εφαρμογή Αλγορίθμων/Μεθόδων σχεδίασης σε πρακτικά προβλήματα
  • Ανάλυση Αποτελεσμάτων και Χαρακτηριστικών λειτουργίας
  • Σύνθεση και σύνδεση Ασύγχρονων Κυκλωμάτων
  • Αξιολόγηση και Κρίση ως προς ποιότητα εναλλακτικών υλοποιήσεων
  1. Γραπτές Εργασίες
  2. Γραπτή Εξέταση Προόδου
  3. Τελική Εξέταση

 

Τα κριτήρια αξιολόγησης και οι αντίστοιχες ποσοστώσεις είναι διαθέσιμα στη σελίδα του μαθήματος στην αρχή κάθε εξαμήνου και άρα είναι γνωστά εκ των προτέρων στους φοιτητές

 

  1. Ασύγχρονα Κανάλια Δεδομένων, Πρωτόκολλα χειραψίας
  2. Πύλες Συμβάντων/Γεγονότων και Κυκλώματα Συμβάντων/Γεγονότων, οι πύλες C και XOR
  3. Micropipelines – ένα απλό πρότυπο για ασύγχρονα pipelines
  4. Ορίσματα Ασύγχρονων κυκλωμάτων μέσω Petri Nets ή Γράφους Συμβάντων (STGs) – ο Γράφος καταστάσεων και οι
  5. Παρουσίαση ιδιοτήτων Petri Nets, και της εφαρμογής τους σε ασύγχρονα κυκλώματα ελέγχου
  6. Ιδιότητες και Χαρακτηριστικά Ασύγχρονων Pipelines, πληρότητα θέσεων, απόδοση, περιθώριο ελαστικότητας, ανοχή στην καθυστέρηση και ελαστική ενίσχυση
  7. Ασύγχρονα Μοντέλα Χρονισμού: DI, QDI, Semi-Modularity, SI, Fundamental Mode, Timed
  8. Κίνδυνοι και Δρομήσεις σε Ασύγχρονα Κυκλώματα και Τεχνικές για την Ανάλυση της ύπαρξης τους
  9. Σχεδίαση Ασύγχρονων Κυκλωμάτων από βασικά, έτοιμα Πρότυπα
  10. Από-συγχρονισμός: Μια αυτοματοποιημένη μέθοδος για μετατροπή σύγχρονου κυκλώματος σε ασύγχρονο
  11. Λογική Σύνθεση από Ορίσματα Petri – η προσέγγιση του εργαλείου Petrify
  12. Δόκιμη Επαλήθευση Χρονικών Μοντέλων για κυκλώματα επιπέδου πυλών
  13. Ειδικά είδη κυκλωμάτων ελέγχου – One-Hot FSMs και Κύτταρα David
  14. Λογική με Αναγνώριση Ολοκλήρωσης και Αλγόριθμοι μετατροπής Boolean Λογικής σε Λογική με Αναγνώριση Ολοκλήρωσης – η Κωδικοποίηση διπλής ράγας
  15. Προσεγγίσεις Ασθενής και Ισχυρής Ολοκλήρωσης, χρονικές προϋποθέσεις κυκλωμάτων διπλής ράγας
  16. Μεθοδολογίες Υλοποίησης DIMS, NCL, NCLX, Inverting gates DR logic
  17. Κυκλώματα GALS
  18. Σχετικός Χρονισμός (Relative Timing) και μέθοδος απλοποίησης κυκλωμάτων ελέγχου
  19. Νέες Εξελίξεις στην υλοποίηση κυκλωμάτων από Petri Nets

Πρόσφατες Ανακοινώσεις

  • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Εφαρμοσμένη Πληροφορική» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026
  • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026
  • 03/06/2025 Προκηρύξεις Υποτροφιών Κληροδοτημάτων ΙΚΥ
  • 02/06/2025 Θερινό Σχολείο με θέμα “Φυσικές, Βιολογικές και Ανθρωπογενείς Καταστροφές & Τεχνικά έργα” (NDSS2025) – Έναρξη υποβολής αιτήσεων συμμετοχής

e-Yπηρεσίες

Επικοινωνία

  • Σέκερη και Χέυδεν, Πεδίον Άρεως, Βόλος
  • +30 24210 74967
  • +30 24210 74934
  • gece@e-ce.uth.gr

Ανακοινώσεις

  • Γενικές Ανακοινώσεις
  • Ακαδημαϊκά Νέα – Εκδηλώσεις
  • Θέσεις Εργασίας
  • Υποτροφίες
  • Αποφάσεις Συλλογικών Οργάνων

Θα μας Βρείτε

  • Facebook
  • Twitter
  • Youtube
  • Linkedin
© Copyright 2025 Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών
Ο παρών ιστότοπος χρησιμοποιεί cookies για να εξασφαλίσει την καλύτερη δυνατή εμπειρία σου στο site μας.ΕΝΗΜΕΡΩΘΗΚΑΠληροφορίες