Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών

MENUMENU
  • Τμήμα
      • Φυσιογνωμία
      • Διδάσκοντες
      • Πολιτική Ποιότητας
      • Νέο Κτίριο
      • Διοίκηση
      • Προσωπικό
      • Πιστοποίηση Τμήματος
      • Καλωσόρισμα Προέδρου
  • Σπουδές
    • Γνωστικά Αντικείμενα
    • Προπτυχιακές Σπουδές
    • Μεταπτυχιακές Σπουδές
      • Π.Μ.Σ. στην «Επιστήμη και Τεχνολογία ΗΜΜΥ»
      • Π.Μ.Σ. στα «Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας»
      • Π.Μ.Σ. στην «Εφαρμοσμένη Πληροφορική»
    • Διδακτορικές Σπουδές
    • Κινητικότητα
    • Κατάλογος Μαθημάτων
      • Προπτυχιακά Μαθήματα
      • Μεταπτυχιακά Μαθήματα
        • Επιστήμη και Τεχνολογία ΗΜΜΥ
        • Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας
        • Εφαρμοσμένη Πληροφορική
      • Erasmus
    • Πιστωτικές Μονάδες ECTS
    • Ακαδημαϊκό Ημερολόγιο Π.Π.Σ.
    • Ακαδημαϊκό Ημερολόγιο Π.Μ.Σ
    • Ωρολόγιο Π.Π.Σ. Εαρινού
      • Εβδομαδιαίο Ωρολόγιο Π.Π.Σ. Χειμερινού Εξαμήνου
      • Ανα Έτος Ωρολόγιο Π.Π.Σ. Χειμερινού Εξαμήνου
      • Μαθήματα Π.Π.Σ. Χειμερινού που διδάσκονται τώρα
      • Εβδομαδιαίο Ωρολόγιο Π.Π.Σ. Εαρινού Εξαμήνου
      • Ανα Έτος Ωρολόγιο Π.Π.Σ. Εαρινού Εξαμήνου
      • Μαθήματα Π.Π.Σ. Εαρινού που διδάσκονται τώρα
    • Ωρολόγιο Π.Μ.Σ. Εαρινού
      • Επιστήμη και Τεχνολογία ΗΜΜΥ
        • Ωρολόγιο Π.Μ.Σ. Χειμερινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Χειμερινού που διδάσκονται τώρα
        • Ωρολόγιο Π.Μ.Σ. Εαρινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Εαρινού που διδάσκονται τώρα
      • Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας
        • Ωρολόγιο Π.Μ.Σ. Χειμερινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Χειμερινού που διδάσκονται τώρα
        • Ωρολόγιου Π.Μ.Σ. Εαρινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Εαρινού που διδάσκονται τώρα
      • Εφαρμοσμένη Πληροφορική
        • Ωρολόγιο Π.Μ.Σ. Χειμερινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Χειμερινού που διδάσκονται τώρα
        • Ωρολόγιο Π.Μ.Σ. Εαρινού Εξαμήνου
        • Μαθήματα Π.Μ.Σ. Εαρινού που διδάσκονται τώρα
    • Πρόγραμμα Εξεταστικής
      • Εξεταστική Π.Π.Σ.
      • Εξεταστική Π.Μ.Σ.
    • Επαγγελματικά Θέματα
    • Πιστοποιήσεις
      • Πρόγραμμα Εξειδίκευσης στην «Επιστήμη Δεδομένων»
      • Πρόγραμμα Παιδαγωγικής & Διδακτικής Επάρκειας
    • Υποστήριξη Φοιτητών
      • Υποστήριξη ΦμεΑ
      • Συχνές Ερωτήσεις
      • Παρενόχληση - Εκφοβισμός
    • Πρακτική Άσκηση
  • Έρευνα
    • Εργαστήρια
    • Ερευνητικά Έργα
    • Μεταδιδακτορική Έρευνα
    • Υποψήφιοι Διδάκτορες
    • Διατριβές – Εργασίες
    • Ερευνητικά Έργα σε Εξέλιξη

      Αναλογικός Σχεδιασμός, Δοκιμές και Επαλήθευση

      Επιστ. Υπεύθυνος

      Πλέσσας ΦώτιοςΠλέσσας Φώτιος, Καθηγητής
      E-mail: fplessas@e-ce.uth.gr

      ΤίτλοςΑναλογικός Σχεδιασμός, Δοκιμές και Επαλήθευση
      Φορέας ΧρηματοδότησηςNanoZeta Technologies ltd.
      Προϋπολογισμός271.400,00
      Διάρκεια26/01/2021 – 25/01/2028

      Περισσότερα →

      DIGITAfrica: Towards a comprehensive pan-African research infrastructure in Digital Sciences

      Επιστ. Υπεύθυνος

      Κοράκης ΑθανάσιοςΚοράκης Αθανάσιος, Καθηγητής
      E-mail: korakis@e-ce.uth.gr

      ΤίτλοςDIGITAfrica: Towards a comprehensive pan-African research infrastructure in Digital Sciences
      Φορέας ΧρηματοδότησηςΕΥΡΩΠΑΪΚΗ ΕΝΩΣΗ
      Προϋπολογισμός123.125,00
      Διάρκεια16/12/2024 – 31/12/2027

      Περισσότερα →

      TWIN-RELECT: Twinning for Excellence in Reliable Electronics

      Επιστ. Υπεύθυνος

      Σωτηρίου ΧρήστοςΣωτηρίου Χρήστος, Καθηγητής
      E-mail: chsotiriou@e-ce.uth.gr

      ΤίτλοςTWIN-RELECT: Twinning for Excellence in Reliable Electronics
      Φορέας ΧρηματοδότησηςΕΥΡΩΠΑΪΚΗ ΕΝΩΣΗ
      Προϋπολογισμός602.500,00
      Διάρκεια01/10/2024 – 30/09/2027

      Περισσότερα →

      Λίστα Ερευνητικώ Έργων →

  • Απόφοιτοι
      • Ισοτιμία ΜΗΥΤΔ με ΗΜΜΥ
      • Γνώμες Αποφοίτων
      • Διδάκτορες
  • Υπηρεσίες
    • Γραμματεία
      • Πληροφορίες
      • Γενικά Έντυπα
    • Τεχνική Υποστήριξη
  • Ανακοινώσεις
    • Γενικές Ανακοινώσεις
    • Ακαδημαϊκά Νέα - Εκδηλώσεις
    • Συνέδρια
    • Πρωτοετών
    • Αποφοίτων
    • Θέσεις Εργασίας
    • Υποτροφίες
    • Αποφάσεις Συλλογικών Οργάνων
    • Πρόσφατες Ανακοινώσεις

      • 10/06/2025 Παράδοση Εκλογικού Καταλόγου των μελών Δ.Ε.Π. για την Ανάδειξη Προέδρου και Αντιπροέδρου
      • 10/06/2025 Ανακήρυξη υποψηφίων για το αξίωμα του Προέδρου και Αντιπροέδρου του Τμήματος Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών
      • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Εφαρμοσμένη Πληροφορική» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026
      • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026
      • 03/06/2025 Προκηρύξεις Υποτροφιών Κληροδοτημάτων ΙΚΥ
  • Επικοινωνία
    • Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών
      • Σέκερη και Χέυδεν
        Πεδίον Άρεως, κτίριο ΤμΗΜΜΥ
        ΤΚ 383 34, Βόλος
      Τηλ.+30 24210 74967, +30 24210 74934
      e-mailgece ΑΤ e-ce.uth.gr
      Τηλ. Π.Μ.Σ.+30 24210 74933
      e-mail Π.Μ.Σ.pgsec ΑΤ e-ce.uth.gr
      Ιστοσελίδαhttps://www.e-ce.uth.gr/contact-info/
  • Είσοδος

Γαρυφάλλου Δημήτριος

Αρχική » Το Τμήμα » Διδάσκοντες » Γαρυφάλλου Δημήτριος
Γαρυφάλλου Δημήτριος
Γαρυφάλλου Δημήτριος, Ακαδημαϊκή Διδακτική Εμπειρία
ΔίπλωμαΜηχανικού Ηλεκτρονικών Υπολογιστών, Τηλεπικοινωνιών & Δικτύων, Πανεπιστήμιο Θεσσαλίας
ΔιδακτορικόΗλεκτρολόγου Μηχανικού και Μηχανικού Υπολογιστών, Πανεπιστήμιο Θεσσαλίας
Γραφείο314
Ώρες Γραφείου

Τρίτη 9:00-11:00
Παρασκευή 14:00-16:00

Τηλ.+30 24210 74972
Emaildigaryfa@uth.gr
   Google Scholar

Loading…

Δομή Προαπαιτούμενων Μαθημάτων

Xρώμα κόμβου:
1ο Έτος 2ο Έτος 3ο Έτος 4ο-5ο Έτος


Σχήμα Κόμβου:
Κύκλος: Υποχρεωτικό Μάθημα
Τετράγωνο: Μάθημα Επιλογής
Αστεράκι: Μάθημα για το οποίο γίνεται η αναζήτηση


Σύρσιμο Κόμβου:
Κάνοντας κλίκ στον κόμβο και μετακινώντας το ποντίκι.


Μεγένθυση & Μετακίνηση Γραφήματος:
Κάνοντας κύλιση (scrolling) και σύρσιμο (dragging) του ποντικιού.

  • Δημοσιεύσεις
  • Μαθήματα

Thesis:
Dimitrios Garyfallou, “Novel techniques for timing analysis of VLSI circuits in advanced technology nodes”. Ph.D. Thesis. Department of Electrical and Computer Engineering, University of Thessaly, August 2021.
Dimitrios Garyfallou, “Development and optimization of a combinatorial multigrid algorithm for large scale circuit simulation on massively parallel architectures”. M.Sc. Thesis. Department of Electrical and Computer Engineering, University of Thessaly, November 2015.
Dimitrios Garyfallou, “Simulation of large-scale circuits with Steiner node preconditioners on parallel architectures”. Diploma Thesis. Department of Electrical and Computer Engineering, University of Thessaly, September 2014.

Conferences:
[C.19] Anastasis Vagenas, Dimitrios Garyfallou, George Stamoulis. "Fast and Accurate Glitch Propagation Modeling Using ANNs". ACM 35th International Workshop on Timing Issues in the Specification and Synthesis of Digital Systems (TAU), Monteray, CA, 2025.
[C.18] Anastasis Vagenas, Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. “Advanced gate-level glitch modeling using ANNs”. ACM 61st Design Automation Conference (DAC), San Francisco, CA, 2024, pp. 1-6.
[C.17] Anastasis Vagenas, Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. “A learning-based method for performance optimization of timing analysis”. International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD), Volos, 2024, pp. 1-4. (best paper award nomination).
[C.16] Christos Giamouzis, Dimitrios Garyfallou, Nestor Evmorfopoulos. “Low-rank balanced truncation of RLCk models via frequency-aware rational Krylov-based projection”. International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD), Volos, 2024, pp 1-4.
[C.15] Christos Giamouzis, Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. “A low-rank balanced truncation approach for large-scale RLCk model order reduction based on extended Krylov subspace and a frequency-aware convergence criterion”. HETiA Emerging Tech Conference – Edge Intelligence (ETCEI), Volos, 2024.
[C.14] Achilleas Doumanis, Dimitrios Gerontitis, Dimitrios Garyfallou. “Accelerated Recurrent Neural Network Dynamics for Time-Varying Lyapunov Equation Solving”. 7th PAnhellenic Conference on Electronics and Telecommunications (PACET), Thessaloniki, 2024, pp. 1-6.
[C.13] Dimitrios Garyfallou et. al. “MORCIC: Model Order Reduction Techniques for Electromagnetic Models of Integrated Circuits”. HETiA Emerging Tech Conference – Edge Intelligence (ETCEI), Thessaloniki, 2023.
[C.12] Christos Giamouzis, Dimitrios Garyfallou, Anastasis Vagenas, Nestor Evmorfopoulos. “Reduction of large-scale RLCK models via low-rank balanced truncation”. HETiA Emerging Tech Conference – Edge Intelligence (ETCEI), Thessaloniki, 2023.
[C.11] Georgios-Ioannis Paliaroutis, Pelopidas Tsoumanis, Dimitrios Garyfallou, Anastasis Vagenas, Nestor Evmorfopoulos, George Stamoulis. “Accurate Soft Error Rate Evaluation Using Event-Driven Dynamic Timing Analysis”. IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFT), Juan-Les-Pins, 2023, pp. 1-6.
[C.10] Pavlos Stoikos, George Floros, Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. “Electromigration Stress Analysis with Rational Krylov-based Approximation of Matrix Exponential”. International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD), Funchal, 2023, pp. 1-4.
[C.9] Pavlos Stoikos, George Floros, Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. “A Fast Semi-Analytical Approach for Transient Electromigration Analysis of Interconnect Trees using Matrix Exponential”. ACM 28th Asia and South Pacific Design Automation Conference (ASPDAC), Tokyo, 2023, pp. 1-6.
[C.8] Dimitrios Garyfallou, Anastasis Vagenas, Charalampos Antoniadis, Yehia Massoud, and George Stamoulis. “Leveraging Machine Learning for Gate-level Timing Estimation Using Current Source Models and Effective Capacitance”. ACM Great Lakes Symposium on VLSI 2022 (GLSVLSI), Irvine, CA, 2022, pp. 77–83.
[C.7] Olympia Axelou, Dimitrios Garyfallou, George Floros. “Frequency-limited reduction of RLCk circuits via second-order balanced truncation”. SMACD / PRIME 2021; International Conference on SMACD and 16th Conference on PRIME, Erfurt, 2021, pp. 1-4. (best paper award nomination).
[C.6] Chrysostomos Chatzigeorgiou, Dimitrios Garyfallou, George Floros, Nestor Evmorfopoulos, George Stamoulis. “Exploiting Extended Krylov Subspace for the Reduction of Regular and Singular Circuit Models”. ACM 26th Asia and South Pacific Design Automation Conference (ASPDAC), Tokyo, 2021, pp. 773-778.
[C.5] Dimitrios Garyfallou, Ioannis Tsiokanos, Nestor Evmorfopoulos, Georgios Stamoulis, Georgios Karakonstantis. “Accurate Estimation of Dynamic Timing Slacks using Event-Driven Simulation”. IEEE 21st International Symposium on Quality Electronic Design (ISQED), Santa Clara, 2020, pp. 225-230.
[C.4] Dimitrios Garyfallou, Charalampos Antoniadis, Nestor Evmorfopoulos, Georgios Stamoulis. “A Sparsity-Aware MOR Methodology for Fast and Accurate Timing Analysis of VLSI Interconnects”. International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD), Lausanne, 2019, pp. 89-92.
[C.3] Dimitrios Garyfallou, Nestor Evmorfopoulos, Georgios Stamoulis. “A Combinatorial Multigrid Preconditioned Iterative Method for Large Scale Circuit Simulation on GPUs”. International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD), Prague, 2018, pp. 209-212.
[C.2] Dimitrios Garyfallou, Nestor Evmorfopoulos, Georgios Stamoulis. “Large Scale Circuit Simulation Exploiting Combinatorial Multigrid on Massively Parallel Architectures”. International Conference on Modern Circuits and Systems Technologies (MOCAST), Thessaloniki, 2018, pp. 1-4.
[C.1] Charalampos Antoniadis, Dimitrios Garyfallou, Nestor Evmorfopoulos, Georgios Stamoulis. “EVT-based Worst Case Delay Estimation Under Process Variation”. Design, Automation & Test in Europe Conference & Exhibition (DATE), Dresden, 2018, pp. 1333-1338.

Journals:
[J.4] Anastasis Vagenas, Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. “TimeBoost: Accelerating timing analysis engines using XGBoost”. AEU - International Journal of Electronics and Communications, Elsevier. (invited).
[J.3] Georgios-Ioannis Paliaroutis, Pelopidas Tsoumanis, Dimitrios Garyfallou, Anastasis Vagenas, Nestor Evmorfopoulos, George Stamoulis. “A gate-level SER estimation tool with event-driven dynamic timing and SET height consideration”. IEEE Transactions on Device and Materials Reliability (TDMR), Nov 2024.
[J.2] Dimitrios Garyfallou, Stavros Simoglou, Nikolaos Sketopoulos, Charalampos Antoniadis, Christos P. Sotiriou, Nestor Evmorfopoulos, George Stamoulis. “Gate Delay Estimation with Library Compatible Current Source Models and Effective Capacitance”. IEEE Transactions on Very Large Scale Integration Systems (TVLSI), Vol. 29, N° 5, pp. 962–972, May 2021.
[J.1] Antonios N. Dadaliaris, Panagiotis Oikonomou, Maria G. Koziri, Evangelia Nerantzaki, Yannis Hatzaras, Dimitrios Garyfallou, Thanasis Loukopoulos, Georgios I. Stamoulis. “Heuristics to Augment the Performance of Tetris Legalization: Making a Fast but Inferior Method Competitive”. Journal Of Low Power Electronics, Vol. 13, N° 2, pp. 220–230, June 2017.

Preprints:
[PP.1] Pavlos Stoikos, Dimitrios Garyfallou, George Floros, Nestor Evmorfopoulos, George Stamoulis. “The Extended and Asymmetric Extended Krylov Subspace in Moment-Matching-Based Order Reduction of Large Circuit Models”. arXiv:2204.02467, 2022.

Abstracts and posters:
[P.4] Anastasis Vagenas, Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. "Advanced gate-level glitch modeling using ANNs”. ACM 61st Design Automation Conference (DAC), Young Fellows, Poster Session, San Francisco, CA, 2024.
[P.3] Dimitrios Garyfallou. “Novel techniques for timing analysis of VLSI circuits in advanced technology nodes”. IEEE CEDA and ACM SIGDA Ph.D. Forum. Design, Automation & Test in Europe Conference & Exhibition (DATE), Antwerp, 2023.
[P.2] Dimitrios Garyfallou. “Novel techniques for timing analysis of VLSI circuits”. ACM SIGDA Ph.D. Forum. 28th Asia and South Pacific Design Automation Conference (ASPDAC), Tokyo, 2023.
[P.1] Dimitrios Garyfallou, Nestor Evmorfopoulos, George Stamoulis. “VLSI Circuit Design and Optimization Under Voltage Drop Constraints Derived from an Extreme Value Theory Framework”. HiPEAC  ACACES, Rome, 2018.

Προπτυχιακά Μαθήματα:

ECE333 Εργαστήριο Ψηφιακών Συστημάτων

ECE354 Εισαγωγή στη Νανοηλεκτρονική

ECE484 Σχεδίαση Κυκλωμάτων για Ιοντίζοντα Περιβάλλοντα

ECE513 Αλγόριθμοι Προσομοίωσης Κυκλωμάτων

Πρόσφατες Ανακοινώσεις

  • 10/06/2025 Παράδοση Εκλογικού Καταλόγου των μελών Δ.Ε.Π. για την Ανάδειξη Προέδρου και Αντιπροέδρου
  • 10/06/2025 Ανακήρυξη υποψηφίων για το αξίωμα του Προέδρου και Αντιπροέδρου του Τμήματος Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών
  • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Εφαρμοσμένη Πληροφορική» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026
  • 06/06/2025 Πρόσκληση Εκδήλωσης Ενδιαφέροντος για Διδασκαλία Μαθημάτων στο ΠΜΣ «Ευφυή Δίκτυα Ηλεκτρικής Ενέργειας» για το Χειμερινό Εξάμηνο Ακ. Έτους 2025-2026

e-Yπηρεσίες

Επικοινωνία

  • Σέκερη & Χέυδεν, Πεδίον Άρεως, 38334, Βόλος
  • +30 24210 74967
  • +30 24210 74934
  • gece@uth.gr

Ανακοινώσεις

  • Γενικές Ανακοινώσεις
  • Ακαδημαϊκά Νέα – Εκδηλώσεις
  • Θέσεις Εργασίας
  • Υποτροφίες
  • Αποφάσεις Συλλογικών Οργάνων

Θα μας Βρείτε

  • Facebook
  • Twitter
  • Youtube
  • Linkedin
© Copyright 2025 Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών
Ο παρών ιστότοπος χρησιμοποιεί cookies για να εξασφαλίσει την καλύτερη δυνατή εμπειρία σου στο site μας.ΕΝΗΜΕΡΩΘΗΚΑΠληροφορίες