![]() | |
Fotios Plessas, Professor | |
---|---|
Bachelor | Physics, University of Patras, Greece |
Ph.D. | Electrical Engineering, University of Patras, Greece |
Office | 332 |
Office Hours | by appointment |
Tel. | +30 24210 74392 |
fplessas@uth.gr | |
Web Page Google Scholar |
Fotis Plessas holds a physics degree (1999), a PhD in Electrical Engineering (2006), and an MSc in business administration - MBA (2009) all from Patras University.
From 1999 to 2006 he contributed to several research activities in the Applied Electronics Laboratory and in the Industrial Systems Institute involved mainly in RF, analog and mixed signal design. From 2007 to 2013 he was employed at Analogies S.A. as an integrated circuits (IC) design engineer, responsible for the design of high-speed analog and mixed signal integrated circuits, for e.g. the DDR2/3 PHY, and the USB3.0 PHY implementations, as well as the sub-modules of a 60GHz transceiver in 90nm and 65nm CMOS process nodes. In 2011 he was assigned the role of the head of engineering.
He taught as an adjunct professor from 2007 to 2009 at Informatics and Telecommunications Department of the University of Peloponnese and from 2008 to 2014 at the Department of Electrical and Computer Engineering of the University of Thessaly. He appointed Assistant Professor in 2014, promoted to Associate Professor in 2019, and to Full Professor in 2023 at the Department of Electrical and Computer Engineering, University of Thessaly. He is currently teaching the following courses: Circuit Analysis I, Introduction to Electronics, Advanced Electronics, and Analog Electronics Lab.
Since September 2022, he has been Deputy Chairman of the department and chairman of the Coordinating Committee of Ph.D studies, while since September 2024 he has been director of the Master's Degree Program in "Smart Grid Energy Systems".
In parallel with his other activities he is a freelancer and is working as a consultant for large semiconductor companies in US and Europe. He is the technical advisor for NanoZeta Technologies.
His research interests include the design and implementation of microwave circuits and systems, implementation of Phase-Locked Loops (PLLs) and Injection-Locked PLLs, phase noise analysis, and in general RF, analog and high speed circuit design for wired and wireless systems.
He is an author of more than 60 published papers. He has participated in a large number of European and National Research and Development projects; he is a member of IEEE and a licensed radio amateur.
Last modified: 2025-07-19
Journals
1. F. Plessas, A. Miaoudakis, Gr. Kalivas, K. Efstathiou, “Wireless Data Transfer System”, Tehnika, vol. 178, January 2002, pp. 82-87.
2. Fotis Plessas, Paschalis Simitsakis, Grigorios Kalivas, “Design and Implementation of a DCS 1800 Receiver”, Tehnika, Union of Engineers and Technicians of Serbia, vol. 53, no. 6, 2004 pp. 1-8.
3. Fotis Plessas, Sofia Vatti and Grigorios Kalivas, “A Theoretical and Experimental Study of the Phase Noise Behaviour of a Dual-Loop Frequency Synthesizer for 5-GHz WLANs”, Journal of Circuits, Systems and Computers, vol. 16, no. 4, Aug 2007, pp. 577-588.
4. Fotis Plessas, Grigorios Kalivas, “A 5-GHz Injection-Locked Phase Locked Loop”, Microwave and Optical Technology Letters, vol. 46, no. 1, July 2005, pp. 80-84.
5. Fotis Plessas and Grigorios Kalivas, “A Subharmonically Injected Phase Locked Loop for 5-GHz Applications”, Microwave and Optical Technology Letters, vol. 48, no. 11, Nov. 2006, pp. 2158-2162.
6. Fotis Plessas, A. Papalambrou and Grigorios Kalivas, “Subharmonic injection locking and self-oscillating mixing”, International Journal of Circuit Theory and Applications, vol. 37, Issue 3, Apr. 2009, pp. 479-502.
7. E. Lourandakis, F. Plessas and Grigorios Kalivas, “A 0.5 – 5.5 GHz Distributed Low Noise Amplifier”, ECTI Transactions on Electrical Engineering, Electronics and Communications, vol. 6, Feb. 2008, pp. 26-31.
8. Fotis Plessas, A. Papalambrou and Grigorios Kalivas, “A 5-GHz Subharmonic Injection-Locked Oscillator and Self-Oscillating Mixer”, IEEE Transactions on Circuits and Systems II, vol. 55, no. 7, July 2008, pp. 633-637.
9. Athanasios Tsitouras, Fotis Plessas, “Ultra wideband, low-power, 3-5.6 GHz CMOS voltage-controlled oscillator”, Microelectronics Journal, vol. 40, Issue 6, June 2009, pp. 897-904.
10. Athanasios Tsitouras, Fotis Plessas, “Ultra-Wideband, Low-Power, Inductorless, 3.1-4.8 GHz, CMOS VCO”, Circuits, Systems and Signal Processing, vol. 30, no. 2, Apr. 2011, pp. 263-285.
11. Fotis Plessas, “A study of superharmonic injection locking in multiband frequency dividers”, International Journal of Circuit Theory and Applications, vol. 39, Issue 4, April 2011, pp. 397-410.
12. Fotis Plessas, Athanasios Tsitouras and G. Kalivas, “Phase noise characterization of subharmonic injection locked oscillators”, International Journal of Circuit Theory and Applications, vol. 39, Issue 7, July 2011, pp. 791-800.
13. Athanasios Tsitouras, Fotis Plessas and G. Kalivas, “A linear, ultra wideband, low power, 2.1-5 GHz VCO”, International Journal of Circuit Theory and Application, vol. 39, Issue 8, Aug. 2011, pp. 823-833.
14. F. Plessas A. Tsitouras, and G. Kalivas, “5-GHz fully differential multifunctional circuit”, International Journal of Electronics, vol. 99, Issue 9, pp. 1317-1322.
15. F. Plessas, F. Gioulekas, and G. Kalivas, “Phase noise performance of fully differential sub-harmonic injection-locked PLL”, IET Electronics Letters, vol. 46, Issue 19, Sep. 2010, pp.1319-1321.
16. F. Plessas, E. Davrazos, A. Alexandropoulos, M. Birbas, “A 1-GHz, DDR2/3 SSTL Driver with On-Die Termination, Strength Calibration, and Slew Rate Control”, Computers and Electrical Engineering, vol. 38, no. 2, Mar. 2012.
17. F. Plessas, A. Alexandropoulos, S. Koutsomitsos, E. Davrazos, M. Birbas, “Advanced Calibration Techniques for High Speed Source-Synchronous Interfaces”, IET Computers & Digital Techniques, vol. 5, Issue 5, Sep. 2011, pp. 366-374.
18. A. Tsitouras, F. Plessas, M. Birbas, J. Kikidis, G. Kalivas, “A sub-1V supply CMOS voltage reference generator”, International Journal of Circuit Theory and Applications, vol. 40, Issue 8, Aug. 2012, pp. 745-758.
19. A. Tsitouras, F. Plessas, M. Birbas, G. Kalivas, “A 1 V CMOS Programmable Accurate Charge Pump with Wide Output Voltage Range”, Microelectronics Journal, vol. 42, Issue 9, Sep. 2011, pp. 1082-1089.
20. G. Giannakas, F. Plessas, G. Stamoulis, “A pseudo-FG technique for efficient energy harvesting”, IET Electronics Letters, vol. 48, no. 9, April 2012.
21. G. Souliotis, F. Plessas, F. Liakou, M. Birbas, “A 90 nm CMOS 15/60 GHz frequency quadrupler”, International Journal of Electronics, vol. 100, no. 11, pp 1529-1545, 2013.
22. Nikolaos Terzopoulos, Costas Laoudias, Fotis Plessas, George Souliotis, Sotiris Koutsomitsos and Micael Birbas, “A 5Gbps USB3.0 Transmitter and Receiver Linear Equalizer”, International Journal of Circuit Theory and Applications, 43(7), pp. 900 - 916, July 2015.
23. George Souliotis, Costas Laoudias, Fotis Plessas and Nikolaos Terzopoulos, “Phase interpolator with improved linearity“, Circuits, Systems and Signal Processing, published online: May 29, 2015 (DOI: 10.1007/s00034-015-0082-9).
24. G. Souliotis, F. Plessas, S. Vlassis, "A high accuracy voltage reference generator", Microelectronics Journal, vol. 75, Issue 9, May 2018, pp. 61-67.
25. F. Plessas, G. Souliotis, and R. Makri, "A 76–84 GHz CMOS 4× Subharmonic Mixer With Internal Phase Correction", IEEE Transactions on Circuits and Systems I, vol. 65, no. 7, July 2018, pp. 2083 - 2096.
26. Georgios K. Georgakilas, Andrea Grioni, Konstantinos G. Liakos, Eliska Chalupova, Fotis C. Plessas & Panagiotis Alexiou, "Multi-branch convolutional neural network for identification of small non-coding RNA genomic loci", Scientific reports 10 (1), 9486, 2020
27. KG. Liakos, GK. Georgakilas, S. Moustakidis, N. Sklavos and FC. Plessas, "Conventional and Machine Learning Approaches as Countermeasures Against Hardware Trojan Attacks", Microprocessors and Microsystems, vol. 79, November 2020.
28. KG. Liakos, GK. Georgakilas, FC. Plessas and P. Kitsos, "GAINESIS: Generative Artificial Intelligence NEtlists SynthesIS", MDPI Electronics, vol. 11, issue 2, 13 January 2022.
29. G Souliotis, E Keramida, F Plessas, R Malatesta, S Vlassis, "Temperature compensated ring oscillator based VCO", AEU-International Journal of Electronics and Communications, vol. 149, 2022
30. R Malatesta, G Souliotis, F Plessas, S Vlassis, "An Accurate Bandgap Voltage Reference Ready-Indicator", Electronics 11 (5), 723, 2022
31. E Keramida, G Souliotis, S Vlassis, F Plessas, "Buck-boost charge pump based DC-DC Converter", Journal of Low Power Electronics and Applications 13 (2), 27, 2023
32. S Kalapothas, M Galetakis, G Flamis, F Plessas, P Kitsos, "A survey on risc-v-based machine learning ecosystem", Information 14 (2), 64, 2023
33. G Tsirmpas, S Kontelis, G Souliotis, F Plessas, "A high-speed dynamic comparator with automatic offset calibration", AEU-International Journal of Electronics and Communications, vol. 186, Nov. 2024
34. E Keramida, G Souliotis, F Plessas, "A reconfigurable Buck-Boost Cross-Coupled charge Pump", AEU-International Journal of Electronics and Communications, vol. 185, Oct. 2024
35. C Laoudias, G Souliotis, F Plessas, "A High ENOB 14-Bit ADC without Calibration", Electronics 13 (3), 570, 2024
Conference Papers
1. F. Plessas, A. Miaoudakis, Gr. Kalivas, K. Efstathiou, “Wireless Data Transfer System”, in Technology and industrial applications of power electronics – industrial electronics, Athens, Sep. 28-29, 2000.
2. Fotis Plessas, Grigorios Kalivas, “Locking Techniques For RF Oscillators at 5-6 GHz Frequency Range”, in Proc. 10th IEEE International Conference on Electronics, Circuits and Systems, United Arab Emirates, December 14 -17, 2003.
3. Fotis Plessas, Grigorios Kalivas, “A 5 GHz Low noise Amplifier On 0.35um BiCMOS SiGe”, in Proc. 10th IEEE International Conference on Electronics, Circuits and Systems, United Arab Emirates, December 14 -17, 2003.
4. Fotis Plessas, Grigorios Kalivas, “A 5-GHz, Variable Gain, SiGe Low Noise Amplifier”, in Proc. 24th International Conference on Microelectronics, Nis, Serbia and Montenegro, May 16-19, 2004.
5. Fotis Plessas, Sofia Vatti, Grigorios Kalivas, “Design and Implementation of a Dual-Loop Frequency Synthesizer for 5 GHz WLANs”, in Proc. 24th International Conference on Signals and Electronic Systems, Poznan, Poland, September 13-15, 2004.
6. Fotis Plessas, A. Papalambrou and Grigorios Kalivas, “A Subharmonic Injection-Locked Self-Oscillating Mixer”, in Proc. 2007 IEEE International Symposium on Circuits and Systems, New Orleans, May 27-30, 2007.
7. Fotis Plessas, PhD Research abstract, “Electronic Circuit Subsystems for Broadband Wireless Applications”, in Proc. EDAA PhD forum 2008 in conjunction with the Design, Automation and Test in Europe Conference (DATE), Munich, Germany, March 10-14, 2008.
8. A. Alexandropoulos, E. Davrazos, F. Plessas, M. Birbas, “A novel 1.8V, 1066Mbps, DDR2, DFI-compatible Memory Interface”, in Proc. 2010 IEEE Annual Symposium on VLSI, Kefalonia, Greece, July 5-7, 2010.
9. A. Alexandropoulos, F. Plessas, M. Birbas, “A dynamic DFI-compatible strobe qualification system for Double Data Rate (DDR) Physical Interfaces”, in Proc. 17th IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2010), Athens, December 12-15, 2010.
10. G. Giannakas, F. Plessas, G. Nassopoulos, G. Stamoulis, “A 2.45GHz power harvesting circuit in 90nm CMOS”, in Proc. 17th IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2010), Athens, Greece, December 12-15, 2010.
11. F. Plessas, V. Panagiotopoulos, V. Kalenteridis, G. Souliotis, F. Liakou, S. Koutsomitsos, S. Siskos, A. Birbas, “A 60-GHz Quadrature PLL in 90nm CMOS”, in 18th IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2011), Beirut, Lebanon, December 11-14, 2011.
12. V. Kalenteridis, F. Plessas, V. Panagiotopoulos, S. Siskos, “Building blocks for a 15 GHz PLL in deep-submicron technology”, in Pan-Hellenic Conference on Electronics and Telecommunications (PACET) 2012, Thessaloniki, Greece, March 16-18, 2012.
13. C. Vassou, F. Plessas, N. Terzopoulos, “A variable gain wideband CMOS low-noise amplifier for 75 MHz–3 GHz wireless receivers”, in 20th IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2013), Abu Dhabi, UAE, December 8-11, 2013.
14. Ioannis Zographopoulos, Fotios Plessas, “A 16-GHz Differential LC-VCO in 16-nm CMOS”, in Pan-Hellenic Conference on Electronics and Telecommunications (PACET) 2015, Ioannina, Greece, May 8-9, 2015.
15. Emmanouil Antonopoulos, Fotis Plessas, Fotis Foukalas, Ioannis Zographopoulos, “Heterogeneous Spectrum Bands Aggregation Prototype with Cognitive Radio Capabilities”, in 2015 IEEE International Conference on Microwaves, Communications, Antennas and Electronic Systems (COMCAS 2015), Tel Aviv, Israel, November 2-4, 2015.
16. Ioannis Zographopoulos, Fotis Plessas, Emmanouil Antonopoulos, Fotis Foukalas, “A 16-nm FinFET 16-GHz Differential LC-VCO”, in 2015 IEEE International Conference on Microwaves, Communications, Antennas and Electronic Systems (COMCAS 2015), Tel Aviv, Israel, November 2-4, 2015.
17. KG. Liakos, GK. Georgakilas, S. Moustakidis, P. Karlsson and FC. Plessas, "Machine Learning for Hardware Trojan Detection: A Review", Panhellenic Conference on Electronics and Telecommunications (PACET) Conference 2019.
18. S Vlassis, G Souliotis, F Plessas, "Ultra low-voltage current squaring and multiplier", 2019 8th International Conference on Modern Circuits and Systems, Thessaloniki, Greece, 2019
19. S Vlassis, G Gialenios, G Souliotis, F Plessas "Power Detector Based On Voltage Squaring", 2019 42nd International Conference on Telecommunications and Signal Processing (TSP), Budapest, Hungary, 2019
20. KG. Liakos, GK. Georgakilas and FC. Plessas, "Hardware Trojan Classification at Gate-level Netlists based on Area and Power Machine Learning Analysis", IEEE Computer Society Annual Symposium on VLSI Conference 2021.
21. KG Liakos, FC Plessas, "CAS-HtBase: a new database for the study of HTs at the pre-silicon stage of ASICs", 2022 Panhellenic Conference on Electronics & Telecommunications (PACET), Tripolis, Greece, 2022
22. M Vasileios, P Fotios, "Dual Mode Fractional Charge Pump Based DC-DC Converter", 2024 Panhellenic Conference on Electronics & Telecommunications (PACET), Thessaloniki, Greece, 2024.
23. E Keramida, G Souliotis, F Plessas, "A Reconfigurable Buck-Boost Charge Pump", 2024 Panhellenic Conference on Electronics & Telecommunications (PACET), Thessaloniki, Greece, 2024.
24. G Tsirmpas, S Kontelis, G Souliotis, F Plessas, "A high speed dynamic comparator with automatic offset compensation", 2024 Panhellenic Conference on Electronics & Telecommunications (PACET), Thessaloniki, Greece, 2024
Book Chapters
1. F. Plessas, N. Terzopoulos, “60 GHz Millimeter-Wave WLANs and WPANs: Introduction, System Design, and PHY Layer Challenges”, System-Level Design Methodologies for Telecommunication, Springer, 2014, pp. 63-78.
2. K Liakos, G Georgakilas, F Plessas, "Hardware and System Security: Attacks and Countermeasures Against Hardware Trojans", Frontiers of Quality Electronic Design (QED) AI, IoT and Hardware Security, 2023.
Workshops and Invited Talks
1. F. Plessas and John Kikidis, “Challenges of high speed MS design”, Helic Inc., Athnes, Greece, January 26, 2011.
2. F. Plessas, “Digital Wireless Communication Techniques Seminar – Lecture 4: Wireless Channel Modeling: Small-Scale Fading and Multipath”, IEEE TESYD Student Branch, Nafpaktos, Greece, May 11, 2012.
3. F. Plessas, “Millimeter-Wave WLANs & WPANs: Introduction, system design, and PHY layer challenges”, in the 3rd IEEE Greece GOLD A.G. ATHENA Summer School, Pyrgos, Greece, July 1-6, 2012.
4. Emmanouil-Aris Antonopoulos, Fotis Plessas, Fotis Foukalas, “RF Prototype for Dynamic Cognitive Carrier Aggregation of Heterogeneous Dispersed Bands”, in the Twelfth International Symposium on Wireless Communication Systems (ISWCS'15), WSH4: Third Workshop on Cognitive Radio for Fifth Generation Networks and Spectrum (CRAFT 2015), August 25th – 28th, 2015, Brussels, Belgium.
5. F. Plessas, “Analog Interface Design”, in the Wireless Sensor Node Circuit and System Design - Wise Design 2015 workshop, powered by “IEEE CASS Outreach Initiative 2015”, Aristotle University, Greece, Dec. 7 & 8, 2015.
US/International Patents
1. Driver for ddr2/3 memory interfaces.
- a) US20130103898 A1
- b) WO2011092526 A1
- c) GR1007196
- Inventors: Fotis Plessas, Efthimios Davrazos, Michael Birbas, John Kikidis
GR Patents
1. A sub-1V supply CMOS voltage reference generator IC.
- a) GR1007247
- Inventors: Athanasios Tsitouras, Fotis Plessas, Michael Birbas, John Kikidis
European Research Projects
- HERO: A novel holistic approach for hardware trojan detection powered by deep learning
Funding: Horizon 2020 under grant agreement No 777222 (ATTRACT EU)
Goal: HERO takes a significant step forward by developing an artificial intelligence empowered multi-stage approach that will be capable of identifying vulnerable regions in IC designs as well as perform post-silicon validation through a combination of logic and side channel test approaches to cover Trojans of different types and sizes under large parameter variations. The deployment of HERO technology is expected to bring a breakthrough in numerous IC-related sectors including cell phones, tablets, digital cameras, microelectromechanical systems (DLP projectors, inkjet printers, and accelerometers and MEMS gyroscopes), photonics and sensor applications in medical implants or other bioelectronics devices.
Role: Επιστημονικά Υπεύθυνος
When: 2019-2020
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 100k
- Spectrum OverLay through aggregation of heterogeneous DispERsed Bands (SOLDER)
Funding: FP7-ICT
Goal: The core aim of SOLDER was to create technology that allows for the effective gathering of non-contiguous (scattered) frequency bands from different types of wireless networks, known as HetNets.
Timeline: 2013-2016
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 3.5M
- LOw Cost CATastrophic Event Capturing (LOCCATEC)
Funding: FP5-ICT
Αντικείμενο: Σύστημα καταγραφής και μεταδόσεως στοιχείων για την περίπτωση καταστροφών από σεισμό
Timeline: 2001-2004
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 3.3M
- High Performance Wireless Fieldbus In Industrial Related Multi-media Environment (R-FIELDBUS)
Funding: FP5-ICT
Goal: An innovative high-performance radio fieldbus (R-FIELDBUS) able to support extended application services is proposed. Such a radio fieldbus architecture will ease the resolution of problems found in manufacturing plants, such as the need for re-cabling or the need to install new, and probably moving, sensors and control units. Therefore, the wireless capabilities of R-FIELDBUS bring important improvements in terms of flexibility and, consequently, in the ability to supported that applications that need to evolve.
Timeline: 2000-2002
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 3.9M
National Research Projects
- ParICT_CENG: Enhancing ICT research infrastructure in Central Greece to enable processing of big data from sensor stream, multimedia content, and complex mathematical modeling and simulations
Funding: Competitiveness, Entrepreneurship and Innovation” (NSRF 2014-2020)
Role: Senior Researcher
Timeline: 2020-2023
Αποτέλεσμα: Σε εξέλιξη
Budget: € 1.2M
- Αέναο Τροφοδοτικό IoT -PERPS
Funding: ΕΣΠΑ 2014-2020, Ανταγωνιστικότητα Επιχειρηματικότητα Καινοτομία, Ερευνώ – Δημιουργώ – Καινοτομώ, 2014-2020
Role: Senior Researcher
Timeline: 2018-2021
Budget: € 770.7k
- HIDIT - All-digital transmitter for low-power IoT wireless protocol implementation
Funding: ΕΣΠΑ 2014-2020, Ανταγωνιστικότητα Επιχειρηματικότητα Καινοτομία, Ερευνώ – Δημιουργώ – Καινοτομώ, 2014-2020
Role: Senior Researcher
Timeline: 2018-2021
Budget: € 792.8k
- Micro Sensor Technologies for Navigation Space Applications (MENELAOS)
Funding: ΕΣΠΑ 2007-2013, Ανταγωνιστικότητα και Επιχειρηματικότητα
Goal: Ανάπτυξη ενός συστήματος πλοήγησης βασισμένο σε αδρανειακούς και οπτικούς αισθητήρες, που θα είναι σε θέση να προσδιορίζει με ακρίβεια τη θέση ενός κινούμενου σώματος με εφαρμογή κατά κύριο λόγο σε οχήματα εξερεύνησης (rovers) ή δορυφόρους.
Role: Senior Researcher
Timeline: 2013-2015
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 1.2M
- Converging FTTx and Broadband Heterogenous Wireless Services over Next-Generation Radio-over-Fiber Passive Optical Networks, (WiSe-PON)
Funding: ΕΣΠΑ 2007-2013, Ανταγωνιστικότητα και Επιχειρηματικότητα
Goal: Η ανάπτυξη μιας δικτυακής αρχιτεκτονικής, μέσω της οποίας οι ρυθμοί μετάδοσης δεδομένων από τους ασύρματους σταθμούς βάσης να προσεγγίζουν εκείνους που επιτυγχάνονται μέσω ενσύρματων συνδέσεων, διατηρώντας παράλληλα τόσο το κόστος εγκατάστασης όσο και το κόστος χρήσης σε χαμηλά επίπεδα, ώστε το τελικό προϊόν του WiSe-PON να αποτελεί μία ελκυστική επένδυση για τη βιομηχανία τηλεπικοινωνιών.
Role: Senior Researcher
Timeline: 2012-2015
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 1.8Μ
- Ανάπτυξη Δομών Πυριτίου Φυσικού Επιπέδου (ANAPHY)
Funding: ΕΣΠΑ 2007-2013, Ανταγωνιστικότητα και Επιχειρηματικότητα
Goal: σχεδίαση και υλοποίηση ολοκληρωμένου κυκλώματος, το οποίο θα υποστηρίζει το φυσικό επίπεδο λειτουργίας του πρωτοκόλλου USB 3.0. Το ολοκληρωμένο θα υλοποιηθεί σε κατάλληλη τεχνολογία πυριτίου και η τελική του μορφή θα αποτελέσει προϊόν πνευματικής ιδιοκτησίας (intellectual Property-IP), για το οποίο θα είναι αποδεδειγμένη η λειτουργία του σε πυρίτιο (silicon proven) και θα παρέχεται σε πελάτες που επιθυμούν να το ενσωματώσουν στα ηλεκτρονικά συστήματά τους. Επιπλέον, στοχεύει, στο χώρο των προηγμένων κωδικών σχημάτων Turbo/Low-Density Parity-Check (LDPC) που χρησιμοποιούνται για τη διόρθωση λαθών (forward error correction, FEC) στα νέας γενιάς τηλεπικοινωνιακά συστήματα, να αναπτύξει και να προωθήσει στην αγορά ως silicon proven IP μια καινοτόμα αρχιτεκτονική FEC η οποία θα συνδυάζει Turbo ή και LDPC δομές και θα έχει τη δυνατότητα να αναδιατάσσεται έτσι ώστε να επιλέγεται ένα από τα δύο αυτά κωδικά σχήματα.
Role: Senior Researcher
Timeline: 2009-2011
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 2.1Μ
- Αυτόνομοι αισθητήρες οπτικών νανο-ινών για τον ποιοτικό έλεγχο ιχθυοκαλλιεργειών, (ΜΕΔΟΥΣΑ)
Funding: ΕΣΠΑ 2007-2013, Ανταγωνιστικότητα και Επιχειρηματικότητα
Αντικείμενο: Σκοπός του έργου είναι η υλοποίηση και η κατασκευή ενός ολοκληρωμένου συστήματος οπτικών αισθητήρων για την παρακολούθηση και τη διαχείριση της ποιότητας των υδάτινων πόρων ειδικά για ιχθυοκαλλιέργειες, παρέχοντας αναλυτικές ποιοτικές και ποσοτικές μετρήσεις της ποιότητας του ύδατος. Ο οπτικός αισθητήρας θα χρησιμοποιεί προηγμένη τεχνολογία οπτικών ινών με μεγάλη ευαισθησία ανίχνευσης και αποκρισιμότητα πραγματικού χρόνου.
Role: Senior Researcher
Timeline: 2011-2013
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 500k
- Next Generation Millimeter Wave Backhaul Radio (NexGenMiliWave)
Funding: ΕΣΠΑ 2007-2013, Ανταγωνιστικότητα και Επιχειρηματικότητα
Goal: Το συνεργατικό έργο NexGenMiliWave ανέπτυξε και θα επίδειξε τη λειτουργία ενός πειραματικού χιλιοστομετρικού radio modem (millimeter wave, 60GHz) το οποίο απέδειξε ότι είναι εφικτή η σημαντική μείωση του κόστους των σημερινών χιλιοστομετρικών radio modems. Η μείωση του κόστους επιτεύχθηκε χάρη στο μεγάλο βαθμό ολοκλήρωσης των λειτουργιών του radio modem σε δύο chips τεχνολογίας 90nm.
Ρόλος: Senior Researcher
Timeline: 2009-2011
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 5.2M
- Δημιουργία Τεχνοβλαστού – Αναλογικά Ολοκληρωμένα Κυκλώματα Υλοποίηση ICs (ολοκληρωμένων κυκλωμάτων) και IPs που αφορούν κρίσιμες front-end δομές φυσικού επιπέδου, με έμφαση σε τηλεπικοινωνιακές εφαρμογές
Funding: ΓΓΕΤ, Επιχειρησιακό Πρόγραμμα “Ανταγωνιστικότητα” ΠΡΑΞΕ – ΦΑΣΗ Β 3ος κύκλος
Goal: Δραστηριότητες εκκίνησης επένδυσης της ανωτέρω εταιρείας – Τεχνοβλαστού και έχει ως αντικείμενο την υλοποίηση ICs (ολοκληρωμένων κυκλωμάτων ) και IPs που αφορούν κρίσιμες front-end δομές φυσικού επιπέδου, με έμφαση σε τηλεπικοινωνιακές εφαρμογές, καθώς και δομές επεξεργασίας σήματος Κωδίκων Διόρθωσης Λαθών, με στόχο την μεγάλη απόδοση σε ταχύτητα χωρίς υψηλή κατανάλωση ισχύος, μέσω της εκμετάλλευσης καινοτόμων διαδικασιών για την σχεδίαση αναλογικών ολοκληρωμένων κυκλωμάτων.
Role: Senior Researcher
Timeline:
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 1.4M
- Αναζήτηση επιχειρησιακού μοντέλου Enterprise Intelligence Portal διαμέσου ευρυζωνικών επικοινωνιών για την εφαρμογή σε παραδοσιακούς κλάδους της βιομηχανίας
Funding: ΓΓΕΤ, Πρόγραμμα Ανάπτυξης Βιομηχανικής Έρευνας και Τεχνολογίας σε νέες επιχειρήσεις (ΠΑΒΕΤ-ΝΕ 2004)
Αντικείμενο: Η διερεύνηση και δημιουργία ενός πρωτοποριακού Επιχειρησιακού Επικοινωνιακού Συστήματος Λογισμικού με τη χρήση ευρυζωνικών εφαρμογών. Το σύστημα αυτό ονομάζεται Enterprise Intelligence Portal (EIP) Software και αποτελεί μια “έξυπνη” επιχειρησιακή Πύλη εισόδου στο κέντρο της πληροφόρησης μιας επιχείρησης, από πολλαπλά σημεία στο χώρο (άλλες εγκαταστάσεις σε μικρή ή μεγαλύτερη γεωγραφική απόσταση), με τη χρήση του εξειδικευμένου εξοπλισμού επικοινωνιών.
Role: Senior Researcher
Timeline: 2005
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 492k
- An E-band / mmwave CMOS RFIC/MMIC implementation for future private networks and mobile backhaul radio applications (EMOSIC)
Funding: ΕΣΠΑ 2007-2013, Ευρωπαϊκό Ταμείο Περιφερειακής Ανάπτυξης και Εθνικούς Πόρους στο πλαίσιο της Δράσης “Συνεργασία”
Goal: Σχεδίαση και Ανάπτυξη χιλιοστομετρικού RFIC/MMIC ολοκληρωμένου κυκλώματος στην E-band και σε τεχνολογία CMOS για εφαρμογές ραδιοδικτύων κορμού κινητής τηλεφωνίας και ιδιωτικά δίκτυα του μέλλοντος”
Role: Senior Researcher
Timeline: 2013-2015
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 1.9Μ
Συμμετοχή σε Άλλα Προγράμματα
- Analog Design, Test, and Verification
Funding: NanoZeta Technologies Ltd.
Αντικείμενο: Ανάπτυξη ολοκληρωμένων ηλεκτρονικών κυκλωμάτων και συστημάτων. Μελέτη δομικών κυκλωμάτων δημιουργίας σταθερής τάσης αναφοράς. Σύγκριση κυκλωμάτων λειτουργίας σε strong inversion και weak inversion. Βιβλιογραφική έρευνα για κυκλώματα δημιουργίας σταθερής τάσης αναφοράς. Μελέτη για τα μειονεκτήματα κυκλωμάτων σε λειτουργία πολύ χαμηλής κατανάλωσης ισχύος.
Role: Επιστημονικά Υπεύθυνος
Timeline: 2021-2028
Αποτέλεσμα: Σε εξέλιξη
Budget: € 271.4k
- HERO: A novel holistic approach for hardware trojan detection powered by deep learning_ΕΘΝΙΚΗ ΣΥΜΜΕΤΟΧΗ 2019
Funding: ΓΓΕΚ
Goal: HERO takes a significant step forward by developing an artificial intelligence empowered multi-stage approach that will be capable of identifying vulnerable regions in IC designs as well as perform post-silicon validation through a combination of logic and side channel test approaches to cover Trojans of different types and sizes under large parameter variations. The deployment of HERO technology is expected to bring a breakthrough in numerous IC-related sectors including cell phones, tablets, digital cameras, microelectromechanical systems (DLP projectors, inkjet printers, and accelerometers and MEMS gyroscopes), photonics and sensor applications in medical implants or other bioelectronics devices.
Role: Επιστημονικά Υπεύθυνος
Timeline: 2021-2022
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 1018.7
- Deep Learning for Osteoarthritis Diagnosis (DELOS)
Funding: AIDEAS OU
Αντικείμενο: The scope of this work is to perform a feature exploration study in order to select significant risk factors for the diagnosis of osteoarthritis from the extended osteoarthritis initiative (OAI) database (https://nda.nih.gov/oai/) comprising records of high dimensionality using the feature selection tools found at https://www.kaggle.com/sz8416/6-ways-for-feature-selection.
Role: Επιστημονικά Υπεύθυνος
Timeline: 2020-2020
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 2096
- #2.015.014.001
Funding: NanoZeta Technologies Ltd.
Goal: Ανάπτυξη ολοκληρωμένων ηλεκτρονικών κυκλωμάτων και συστημάτων. Μελέτη δομικών κυκλωμάτων δημιουργίας σταθερής τάσης αναφοράς. Σύγκριση κυκλωμάτων λειτουργίας σε strong inversion και weak inversion. Βιβλιογραφική έρευνα για κυκλώματα δημιουργίας σταθερής τάσης αναφοράς. Μελέτη για τα μειονεκτήματα κυκλωμάτων σε λειτουργία πολύ χαμηλής κατανάλωσης ισχύος.
Role: Senior Researcher
Timeline: 2017-2019
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: € 39.7k
- #2923
Funding: ΘΗΤΑ (Θ) Έρευνα και Ανάπτυξη στη Μικροηλεκτρονική Α.Ε.
Goal: Σχεδιασμός – Υλοποίηση καινοτομικών υποσυστημάτων και αλγορίθμων για ασύρματα συστήματα ευρείας ζώνης που χρησιμοποιούν τεχνικές μετάδοσης OFDM
Role: Senior Researcher
Timeline: 2003
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: -
- Ανάπτυξη RF υποσυστήματος για ολοκληρωμένο στημα ταυτόχρονης αμφίδρομης ασύρματης επικοινωνίας ψηφιακών δεδομένων (ΠΑΒΕ97ΒΕ290)
Funding: SYNERGY SYSTEMS A.Ε.
Goal: Η ανάπτυξη ενός RF modem για ασύρματη μετάδοση δεδομένων σε υψηλές ταχύτητες. Το σύστημα αυτό συνδέεται στην ασύγχρονη σειριακή θύρα υπολογιστή. Έχει τη δυνατότητα να λαμβάνει από αυτή τα δεδομένα, να τα διαμορφώνει και να τα μεταδίδει με ασύρματο τρόπο. Το modem χρησιμοποιεί την τεχνική της αναπήδησης συχνοτήτων με τη χρήση συνθέτη συχνοτήτων στα 2.4 GHz. Η διαμόρφωση είναι GFSK και ο ρυθμός μετάδοσης 1Mb/s. Χρησιμοποιεί την περιοχή συχνοτήτων 2.4 GHz – 2.5 GHz και η ισχύς εξόδου είναι < 1 W. Το σύστημα αυτό μπορεί να χρησιμοποιηθεί σε πολλαπλές εφαρμογές. Τέτοιες είναι προσωπικές επικοινωνίες, επικοινωνίες point to point και βιομηχανικές εφαρμογές για μετάδοση πληροφοριών για τον έλεγχο και την παρακολούθηση διεργασιών που λαμβάνουν χώρα σε εκτεταμένη γεωγραφική περιοχή (μερικών Km2).
Role: Researcher
Timeline: 2000-2004
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: -
- #1914
Funding: Επιτροπή ερευνών Πανεπιστημίου Πατρών, Πρόγραμμα Βασικής Έρευνας Κ. Καραθεοδωρής.
Goal: Μελέτη / Διερεύνηση / Υλοποίηση εναλλακτικών τοπολογιών για ενισχυτές χαμηλού θορύβου σε ολοκληρωμένη μορφή με τεχνολογία BiCMOS
Role: Researcher
Timeline: 1999-2001
Αποτέλεσμα: Ολοκληρώθηκε επιτυχώς
Budget: -
Konstantinos Liakos
Supervisor | Fotios Plessas, Professor |
---|---|
Phd Thesis Title | Intelligent computational system for defects and anomalies detection in electrical engineering |
Year | 2022 |
Emmanouil Galetakis
Supervisor | Fotios Plessas, Professor |
---|---|
Phd Thesis Title | Efficient Architectures of Machine Learning into Tiny Hardware Systems |
egaletakis@e-ce.uth.gr |
Paraskevi Keramida
Supervisor | Fotios Plessas, Professor |
---|---|
Phd Thesis Title | Design of CMOS Power Management Circuits |
pakerami@e-ce.uth.gr |